内蒙古PCI-E测试HDMI测试
·项目2.6Add-inCardLaneMarginingat16GT/s:验证插卡能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.7SystemBoardTransmitterSignalQuality:验证主板发送信号质量,针对2.5Gbps、5Gbps、8Gbps、16Gbps速率。·项目2.8SystemBoardTransmitterPresetTest:验证插卡发送信号的Preset值是否正确,针对8Gbps和16Gbps速率。·项目2.9SystemBoardTransmitterLinkEqualizationResponseTest:验证插卡对于链路协商的响应时间,针对8Gbps和16Gbps速率。·项目2.10SystemLaneMarginingat16GT/s:验证主板能通过LaneMargining功能反映接收到的信号质量,针对16Gbps速率。·项目2.11AddinCardReceiverLinkEqualizationTest:验证插卡在压力信号下的接收机性能及误码率,要求可以和对端进行链路协商并相应调整对端的预加重,针对8Gbps和16Gbps速率。为什么PCI-E3.0开始重视接收端的容限测试?内蒙古PCI-E测试HDMI测试
随着数据速率的提高,在发送端对信号高频进行补偿还是不够,于是PCIe3.0及 之后的标准中又规定在接收端(RX端)还要对信号做均衡(Equalization),从而对线路的损 耗进行进一步的补偿。均衡电路的实现难度较大,以前主要用在通信设备的背板或长电缆 传输的场合,近些年也逐渐开始在计算机、消费类电子等领域应用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技术。图4 .4分别是PCIe3 .0和4 .0标准中对CTLE均衡器 的频响特性的要求。可以看到,均衡器的强弱也有很多挡可选,在Link Training阶段TX 和RX端会协商出一个比较好的组合(参考资料: PCI ExpressR Base Specification 4 .0)。重庆PCI-E测试协议测试方法3090Ti 始发支持 PCIe5.0 显卡供电接口怎么样?
CTLE均衡器可以比较好地补偿传输通道的线性损耗,但是对于一些非线性因素(比如 由于阻抗不匹配造成的信号反射)的补偿还需要借助于DFE的均衡器,而且随着信号速率的提升,接收端的眼图裕量越来越小,采用的DFE技术也相应要更加复杂。在PCle3.0的 规范中,针对8Gbps的信号,定义了1阶的DFE配合CTLE完成信号的均衡;而在PCle4.0 的规范中,针对16Gbps的信号,定义了更复杂的2阶DFE配合CTLE进行信号的均衡。 图 4 .5 分别是规范中针对8Gbps和16Gbps信号接收端定义的DFE均衡器(参考资料: PCI Express@ Base Specification 4.0)。
当被测件进入环回模式并且误码仪发出压力眼图的信号后,被测件应该会把其从RX 端收到的数据再通过TX端发送出去送回误码仪,误码仪通过比较误码来判断数据是否被 正确接收,测试通过的标准是要求误码率小于1.0×10- 12。 19是用高性能误码仪进 行PCIe4.0的插卡接收的实际环境。在这款误码仪中内置了时钟恢复电路、预加重模块、 参考时钟倍频、信号均衡电路等,非常适合速率高、要求复杂的场合。在接收端容限测试中, 可调ISI板上Trace线的选择也非常重要。如果选择的链路不合适,可能需要非常长的时 间进行Stress Eye的计算和链路调整,甚至无法完成校准和测试。 一般建议事先用VNA 标定和选择好链路,这样校准过程会快很多,测试结果也会更加准确。所以,在PCIe4.0的 测试中,无论是发送端测试还是接收端测试,都比较好有矢量网络分析仪配合进行ISI通道 选择。PCI-E的信号测试中否一定要使用一致性测试码型?
SigTest软件的算法由PCI-SIG提供,会对信号进行时钟恢复、均衡以及眼图、抖 动的分析。由于PCIe4.0的接收机支持多个不同幅度的CTLE均衡,而且DFE的电平也 可以在一定范围内调整,所以SigTest软件会遍历所有的CTLE值并进行DFE的优化,并 根据眼高、眼宽的结果选择比较好的值。14是SigTest生成的PCIe4.0的信号质量测试 结果。SigTest需要用户手动设置示波器采样、通道嵌入、捕获数据及进行后分析,测试效率 比较低,而且对于不熟练的测试人员还可能由于设置疏忽造成测试结果的不一致,测试项目 也主要限于信号质量与Preset相关的项目。为了提高PCIe测试的效率和测试项目覆盖 率,有些示波器厂商提供了相应的自动化测试软件。网络分析仪测试PCIe gen4和gen5,sdd21怎么去除夹具的值?内蒙古PCI-E测试HDMI测试
PCI-E3.0定义了11种发送端的预加重设置,实际应用中应该用那个?内蒙古PCI-E测试HDMI测试
PCIe4.0标准在时钟架构上除了支持传统的共参考时钟(Common Refclk,CC)模式以 外,还可以允许芯片支持参考时钟(Independent Refclk,IR)模式,以提供更多的连接灵 活性。在CC时钟模式下,主板会给插卡提供一个100MHz的参考时钟(Refclk),插卡用这 个时钟作为接收端PLL和CDR电路的参考。这个参考时钟可以在主机打开扩频时钟 (SSC)时控制收发端的时钟偏差,同时由于有一部分数据线相对于参考时钟的抖动可以互 相抵消,所以对于参考时钟的抖动要求可以稍宽松一些内蒙古PCI-E测试HDMI测试
上一篇: 测试服务眼图测量协议测试方法
下一篇: 海南以太网测试协议测试方法